Estudio y optimización de herramientas numéricas para simulación de dispositivos semiconductores

  1. Espiñeira Deus, Gabriel
unter der Leitung von:
  1. Antonio García Loureiro Doktorvater
  2. Natalia Seoane Iglesias Doktormutter

Universität der Verteidigung: Universidade de Santiago de Compostela

Jahr der Verteidigung: 2023

Gericht:
  1. Marc Porti Pujal Präsident/in
  2. Enrique Comesaña Figueroa Sekretär
  3. Cristina Medina Bailón Vocal
Fachbereiche:
  1. Departamento de Electrónica e Computación

Art: Dissertation

Zusammenfassung

Desde la revolución del transistor la industria de la electrónica ha sido capaz de aumentar el rendimiento de los dispositivos a costa de reducir sus dimensiones hasta los nanómetros. Sin embargo, este escalado tan agresivo ha originado diversas dificultades asociadas a los procesos de fabricación. Utilizando diseño asistido por ordenador se pueden modelar los efectos indeseados derivados del escalado con simuladores numéricos muy costosos computacionalmente. El trabajo presentado en esta tesis se ha centrado en: i) el diseño de nuevas herramientas que ayuden a describir de manera más precisa el comportamiento de estos dispositivos ultraescalados, ii) la mejora de la eficiencia de las herramientas de simulación y iii) su aplicación en estudios de variabilidad.