Development and constrution of electronics for microstrip detector readout

  1. VAZQUEZ REGUEIRO, PABLO
Dirixida por:
  1. Faustino Gomez Rodriguez Director

Universidade de defensa: Universidade de Santiago de Compostela

Fecha de defensa: 27 de xullo de 2000

Tribunal:
  1. Senén Barro Presidente
  2. Máximo Pló Casasús Secretario
  3. Roland Hosberger Vogal
  4. Bernardo Adeva Andany Vogal
  5. Carlos Willmott Zappacosta Vogal
Departamento:
  1. Departamento de Física de Partículas

Tipo: Tese

Teseo: 75225 DIALNET

Resumo

El objetivo de esta tesis fue el desarrollo y construcción de la electrónica de lectura del detector MSGC/GEM del experimento DIRAC. Para eso se estudió y se caracterizó la señal de detectores de micropistas, como pueden ser el MSGC MGC o Silicio. Se hicieron estudios de la dependencia del desarrollo temporal de la señal y de la altura de pulso máximo para diferentes metalizaciones, oro y cromo y para diferentes tipos de lectura, anódica o catódica. Se estudió pormenorizadamente la lectura de MSGC con electrónica front-end de memoria analógica, más concretamente con el chip SPC. Se descibre detalladamente el Chip APC, y su modos de operación así como los diferentes algoritmos de reconstrucción de señal que se pueden implementar en el APC. Se estudió la ocupación y la altura de pulso reconstruida para cada algoritmo. La otra parte novedosa de la tesis consiste en el diseño y construcción de la cadena de lectrua de los detectores de MSGC/GEM de DIRAC. La cadena de lectrua de un plano consiste en la: Placa del Detector, Híbrido, Placa de Control y Placa VME. En la placa del detector va montado el detector MSGC/GEM así como la electrónica front end (16 chips APC) y parte de la electróncia de control de los APC. En la placa de Control se almacenan la secuencia de control digital que sirve para el funcionamiento de los APC. Además se multiplexan analógicamnete 2:1 la salido de los APC, se digitalizan y se vuelven a multiplexar digitamente 2:1 para ser enviados a través de 4 lineas a la placa VME. La placa VME resta pedestales, y suprime ceros. Los datos son almacenados hasta que en el interspil son leídos por el sistema de toma de datos DAQ. DIRAC es un experimento de blanco con imán de doble instalado en el acaelerador PS del CERN desde Octubre 1995. La intención del experimento y la medida de la vida media de los átomos piónicos. El primer detector que recibe el flujo de secundadrios proveniente de la inte